MATSUMURA Tetsuya

Department of Computer ScienceProfessor

Research Keyword

  • Multimedia system
  • System LSI (SoC)

Field Of Study

  • Informatics, Information networks

Educational Background

  • Mar. 1984
    Kyushu Institute of Technology, 工学部, 電子工学科

Member History

  • Apr. 2019 - Mar. 2024
    専門委員, IEICE ICD

Paper

  • Deep Learning based Hierarchical Object Detection System Adopting a Depth Correction Scheme for High-Resolution Aerial Images Towards Realization of Autonomous UAV Flight
    Yusei Horikawa; Renpei Yoshida; Seiji Mochizuki; Tetsuya Matsumura
    ITE Transactions on Media Technology and Applications, Jan. 2024, Refereed, Not invited
    Corresponding
  • CGTI-Net: Deep-Learning-Based Object Detection Network for High-Resolution Aerial Images
    Yusei Horikawa; Seiji Mochizuki; Kousuke Imamura; Tetsuya Matsumura
    023 IEEE International Conference on Internet of Things and Intelligence Systems (IoTaIS), Nov. 2023, Refereed, Not invited
    Corresponding
  • Ultra-Low-Latency Video Coding With Reduced Frame Memory Structure for 4K/8K High-Resolution Video
    Mai Yamaguchi; Mai Yamakawa; Seiji Mochizuki; Kousuke Imamura; Toshiki Kanamoto; Tetsuya Matsumura
    IEEE 12th Global Conference on Consumer Electronics (GCCE2023), Oct. 2023, Refereed
    Corresponding
  • Clustering Re-Inference Algorithm for Deep Learning-Based Hierarchical Object Detection System
    Yusei Horikawa; Renpei Yoshida; Seiji Mochizuki; Tetsuya Matsumura
    IEEE 12th Global Conference on Consumer Electronics (GCCE2023), Oct. 2023, Refereed
    Corresponding
  • Implementation of Deep Learning-based Hierarchical Object Detection System for High-Resolution Images
    Makoto Sugaya; Yusei Horikawa; Kazuma Mashiko; Tomoya Minagawa; Tetsuya Matsumura
    IEEE Global Conference on Consumer Electronics (GCCE 2022), Oct. 2022, Refereed, Not invited
    Corresponding
  • Design and Implementation of Ultra-low-latency Video Encoder using High-Level Synthesis
    Kosuke Fukaya; Kaito Mori; Kousuke Imamura; Yoshio Matsuda; Tetsuya Matsumura; Seiji Mochizuki
    IEEE 2019 International Symposium on Intelligent Signal Processing and Communication Systems (ISPACS 2019), Dec. 2019, Refereed, Not invited
    Corresponding
  • Reconfigurable 3D Sound Processor and its Automatic Design Environment using High level Synthesis
    Saya OHIRA; Naoki TSUCHIYA; Tetsuya MATSUMURA
    IEICE Trans. Fundamentals, Vol.E102-A No.12 pp., Dec. 2019, Refereed, Not invited
  • Scalable Architecture for High-Resolution Real-time Optical Flow Processor
    Kousuke Imamura; Satoshi Kanda; Saya Ohira; Yoshio Matsuda; Tetsuya Matsumura
    IEEE 2019 International Conference on IoT and Intelligence System (IoTaIS 2019), Nov. 2019, Refereed, Not invited
    Corresponding
  • Automatic Design Environment using High-level Synthesis for Reconfigurable 3D Sound Processor
    Saya Ohira; Naoki Tsuchiya; Tetsuya Matsumura
    IEEE 2018 International Symposium on Intelligent Signal Processing and Communication Systems (ISPACS 2018), Nov. 2018, Refereed, Not invited
    Corresponding
  • Ultra-low-latency Video Coding Method for Autonomous Vehicles and Virtual Reality Devices
    Seiji Mochizuki; Kousuke Imamura; Kaito Mori; Yoshio Matsuda; Tetsuya Matsumura
    IEEE 2018 International Conference on IoT and Intelligence System (IoTaIS 2018), Nov. 2018, Refereed, Not invited
    Corresponding
  • Design and Implementation of 176-MHz WXGA 30-fps Real-time Optical Flow Processor
    Yu SUZUKI; Masato ITO; Satoshi Kanda; Kousuke IMAMURA; Yoshio MATSUDA; and Tetsuya Matsumura
    IEICE Trans. Fundamentals, Vol.E100-A No.12 pp.2888-2990, Dec. 2017, Refereed, Not invited
    Corresponding
  • A 100-MHz 51.2-Gb/s Packet Lookup Engine with Automatic Table Update Function
    Kousuke IMAMURA; Ryota HONDA; Yoshifumi KAWAMURA; Naoki MIURA; Masami URANO; Satoshi SHIGEMATSU; Tetsuya MATSUMURA Yoshio MATSUDA
    IEICE Trans. Fundamentals, Vol.E100-A No.10 pp.2123-2134, Oct. 2017, Refereed, Not invited
  • Design for Three-Dimensional Sound Processor using High-Level Synthesis
    Saya Ohira; Tetsuya Matsumura
    IEEE 20th International Symposium on Design and Diagnostics of Electronics and Systems(DDECS2017), Apr. 2017, Refereed, Not invited
    Corresponding
  • A Field Programmable Sequencer and Memory with Middle Grained Programmability Optimized for MCU Peripherals
    Yoshifumi Kawamura; Noaya Okada; Yoshio Matsuda; Tetsuya Matsumura; Hiroshi Makino; Kazutami Arimoto
    IEICE Trans. Fundamentals, Vol.E99-A, No.5, pp.917-928, May 2016, Refereed, Not invited
  • Automatic Rule Registration and Deletion Function on a Packet Lookup Engine LSI
    Tetsuya Matsumura; Kousuke Imamura; Yoshifumi Kawamura; Yoshio Matsuda
    2016 INTERNATIONAL SYMPOSIUM ON INTELLIGENT SIGNAL PROCESSING AND COMMUNICATION SYSTEMS (ISPACS), 2016, Refereed, Not invited
  • A Design for the 178-MHz WXGA 30-fps Optial Flow Processor Based on the HOE Algorithm
    Tetsuya Matsumura; Aoi Kurokawa; Kosuke Imamua; Yoshio Matsuda
    IEEE 18th International Symposium on Design and Diagnostics of Electronics and Systems(DDECS2015), Apr. 2015, Refereed, Not invited
    Lead
  • 28 nm 50% Power-Reducing Contacted Mask Read Only Memory Macro With 0.72-ns Read Access Time Using 2T Pair Bitcell and Dynamic Column Source Bias Control Technique
    Yukiko Umemoto; Koji Nii; Jiro Ishikawa; Makoto Yabuuchi; Kazuyoshi Okamoto; Yasumasa Tsukamoto; Shinji Tanaka; Koji Tanaka; Tetsuya Matsumura; Kazutaka Mori; Kazumasa Yanagisawa
    IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS, Mar. 2014, Refereed, Not invited
  • The LSI Implementation of a Memory Based Field Programmable Device for MCU Peripherals
    Tetsuya Matsumura; Naoya Okada; Yoshifumi Kawamura; Koji Nii; Kazutami Arimoto; Hiroshi Makino; Yoshio Matsuda
    PROCEEDINGS OF THE 2014 IEEE 17TH INTERNATIONAL SYMPOSIUM ON DESIGN AND DIAGNOSTICS OF ELECTRONIC CIRCUITS & SYSTEMS (DDECS), 2014, Refereed, Not invited
  • A Cost-effeetive 45nm 6T-SRAM Reducing 50mV V-min and 53% Standby Leakage with Multi-V-t Asymmetrie Halo MOS and Write Assist Cireuitry
    Koji Nii; Makoto Yabuuchi; Hidehiro Fujiwara; Yasumasa Tsukamoto; Yuichiro Ishii; Tetsuya Matsumura; Yoshio Matsuda
    PROCEEDINGS OF THE FOURTEENTH INTERNATIONAL SYMPOSIUM ON QUALITY ELECTRONIC DESIGN (ISQED 2013), 2013, Refereed, Not invited
  • Improved Evaluation Method for the SRAM Cell Write Margin by Word Line Voltage Acceleration
    Hiroshi Makino; Naoya Okada; Tetsuya Matsumura; Koji Nii; Tsutomu Yoshimura; Shuhei Iwade1; Yoshio Matsuda
    Journal of Scientific Research: Circuits and Systems, Jun. 2012, Refereed, Not invited
  • Frame Rate Up-conversion Using HOE (Hierarchical Optical flow Estimation) Based Bidirectional Optical Flow Estimation
    Mamoru Ogaki; Tetsuya Matsumura; Koji Nii; Masayuki Miyama; Kousuke Imamura; Yoshio Matsuda
    International Journal of Computer Science and Network Security, Jun. 2012, Refereed, Not invited
  • New System Structuring Method that Adopts to Technological Progress of Semiconduntors
    Kunihiro Yamada; Kouji Yoshida; Masanori Kojima; Tetuya Matumura; Tadanori Mizuno
    KES2009, Part-II, LNAI5712, Mar. 2009, Refereed, Not invited
  • A 99-mm2 0.7-W Single-Chip MPEG-2 422P@ML Video, Audio, and System Encoder with a 64-Mb Embedded DRAM for Portable 422P@HL Encoder System
    S Kumaki; H Takata; Y Ajioka; T Ooishi; K Ishihara; A Hanami; T Tsuji; T Watanabe; C Morishima; T Yoshizawa; H Sato; S Hattori; A Koshio; K Tsukamoto; T Matsumura
    IEEE Journal of Solid-State Circuits, Mar. 2002, Refereed, Not invited
  • Physical Design Methodology for Oe-Chip 64-Mb DARM MPEG-2 Encoding with a Multimedia Processor
    H Takata; R Akiyama; T Yamanaka; H Ohkuma; Y Suetsugu; T Kanaoka; S Kumaki; K Ishihara; A Hanami; T Matsumura; T Watanabe; Y Ajioka; Y Matsuda; S Iwade
    IEICE Trans. Electronics, Feb. 2002, Refereed, Not invited
  • A 99-mm2 0.7-W Single-Chip MPEG-2 422P@ML Video, Audio, and System Encoder with a 64-Mb Embedded DRAM for Portable 422P@HL Encoder System
    S. Kumaki; H. Takata; Y. Ajioka; T.Ooishi; K.Ishihara; A. Hanami; T. Tsuji; T. Watanabe; C. Morishima; T. Yoshizawa; H. Sato; S. Hattori; A. Koshio; K. Tsukamoto; T. Matsumura
    IEEE Custom Integration Conference, May 2001, Refereed, Not invited
  • An Embedded Software Scheme for a Real-Time Single-Chip MPEG-2 Encoder System with a VLIW Media Processor Core
    H Segawa; Y Matsuura; S Kumaki; T Matsumura; S Scotzniovsky; S Murayama; T Wada; A Harada; E Ohara; K Asano; T Yoshida; Y Horiba
    IEICE Trans. Electronics, Feb. 2001, Refereed, Not invited
  • A Single-Chip MPEG-2 422@ML Video, Audio, and System Encoder with a 162 MHz Media-Processor Core and Dual Motion Estimation Cores
    T Matsumura; S Kumaki; H Segawa; K Ishihara; A Hanami; Y Matsuura; S Scotzniovsky; H Takata; A Yamada; S Murayama; T Wada; H Ohira; T Shimada; K Asano; T Yoshida; M Yoshimoto; K Tsuchihashi; Y Horiba
    IEICE Trans. Electronics, Jan. 2001, Refereed, Not invited
    Lead
  • An architectural study of an MPEG-2 422P@HL encoder chip set
    A Harada; S Hattori; T Kasezawa; H Sato; T Matsumura; S Kumaki; K Ishihara; H Segawa; A Hanami; Y Matsuura; K Asano; T Yoshida; M Yoshimoto; T Murakami
    IEICE TRANSACTIONS ON FUNDAMENTALS OF ELECTRONICS COMMUNICATIONS AND COMPUTER SCIENCES, Aug. 2000, Refereed, Not invited
  • An Architectural Study of 422@HL Encoder Chip Set
    H. Sato; H. Ohira; M. Kazayama; A. Harada; M. Yoshimoto; O. Tanno; S. Kumaki; K. Isihhara; and A. Hanami; and T. Matsumura
    IEEE ISCAS IV, May 2000, Refereed, Not invited
  • Task Control Scheme of Video, Audio, and System Encoding with a 162MHz Media-Processor for a Single-Chip Encoder
    H. Segawa; Y. Matsuura; S. Scotzniovsky; C. Ling. King; Shu Murayama; T. Wada; A. Harada; S. Kumaki; T. Matsumura; K. Asano; and T. Yoshida
    IEEE Cool Chips III, Apr. 2000, Refereed, Not invited
  • MPEG-2 422@HL エンコーダチップセット
    松村哲哉、熊木哲、花見充雄,加瀬沢正、丹野興一
    三菱電機技術報告, Mar. 2000, Refereed, Not invited
  • MPEG-2 4 : 2 : 2@HL encoder chip set
    H Sato; H Ohira; M Kazayama; A Harada; M Yoshimoto; O Tanno; S Kumaki; K Ishihara; A Hanami; T Matsumura
    ISCAS 2000: IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS - PROCEEDINGS, VOL IV, 2000, Refereed, Not invited
  • Single-chip MPEG-2 422@ML Video, Audio, and System Encoder with a 162-MHz Media-Processor and Dual Motion Estimation Cores
    S. kumaki; T. Matsumura; K. Ishihara; H. Segawa; K. Kawamoto; H. Ohira; T. Shimada; H. Sato; T. Hattori; T. Wada; H. Honma; T. Watanabe; H. Sato; K. Asano; and T. Yoshida
    IEEE Custom Integration Conference, May 1999, Refereed, Not invited
  • 165GOPS MPEG2対応広範囲、全探索動き検出LSI
    花見充雄、石原和哉、Stefan Scozniovsky、松村哲哉、風山雅裕、鈴木弘一
    三菱電機技術報告, 1999, Refereed, Not invited
  • DTV LSIs
    T. Matsumura; and S. Hosotani
    Mitsubishi Electric ADVANCE, Dec. 1998, Refereed, Not invited
  • A real-time MPEG2 encoding and decoding architecture with a dual-issue RISC processor
    A Yamada; T Yoshida; T Matsumura; S Uramoto; K Tsuchihashi; E Holmann
    IEICE TRANSACTIONS ON ELECTRONICS, Sep. 1998, Refereed, Not invited
  • DTV用LSI
    松村哲哉、細谷史郎、大平英雄、中山浩之、吉田豊彦、角正
    三菱電機技術報告, Aug. 1998, Refereed, Not invited
    Lead
  • A Chip Set for Programmable Real-Time MPEG2 Encoder
    T Matsumura; H Segawa; S Kumaki; Y Matsuura; A Hanami; K Ishihara; S Nakagawa; T Kasezawa; Y Ajioka; A Maeda; M Yoshimoto; T Sumi
    IEICE Trans. Electronics, May 1998, Refereed, Not invited
    Lead
  • A 165-GOPS Motion Estimation Processor with Adaptive Dual-Array Architecture for High Quality Video-Encoding Applications
    A. Hanami; S. Scotzniovsky; K. Ishihara; T. Matsumura; H. Ohkuma; K. Nishigaki; H. Suzuki; S. Takeuchi; M. Kazayama; T. Yoshida; and K. Tsuchihashi
    IEEE Custom Integration Conference, May 1998, Refereed, Not invited
  • An MPEG2 Real-Time Encoder and Decoder with a Dual-Issue RISC Processor
    A. Yamada; T. Yoshida; E. Holmann; T. Matsumura; and S. Uramoto
    IEEE Custom Integration Conference, May 1997, Refereed, Not invited
  • Real-time MPEG2 encoding and decoding with a dual-issue RISC processor
    A Yamada; T Yoshida; E Holmann; T Matsumura; S Uramoto
    PROCEEDINGS OF THE IEEE 1997 CUSTOM INTEGRATED CIRCUITS CONFERENCE, 1997, Refereed, Not invited
  • A programmable realtime MPEG2 video encoder chipset
    T Matsumura; S Nakagawa; K Ishihara
    MITSUBISHI ELECTRIC ADVANCE, Jun. 1996, Refereed, Not invited
  • プログラマブル実時間MPEG2ビデオエンコーダチップセット
    松村哲哉、石原和哉、中川伸一、前田敦、瀬川浩、味岡佳英
    三菱電機技術報告, Mar. 1996, Refereed, Not invited
    Lead
  • ULSI realization of MPEG2 realtime video encoder and decoder - An overview
    M Yoshimoto; S Nakagawa; T Matsumura; K Ishihara; SI Uramoto
    IEICE TRANSACTIONS ON ELECTRONICS, Dec. 1995, Refereed, Invited
  • A Chip Set Architecture for Programmable Real-Time MPEG2 Encoder
    T. Matsumura; H. Segawa; S. Kumaki; Y. Matsuura; A. Hanami; H. Yamaoka; R. Streitenberger; S. Nakagawa; K. Ishihara; T. Kasezawa; Y. Ajioka; A. Maeda; and M. Yoshimoto
    IEEE Custom Integration Conference, May 1995, Refereed, Not invited
    Lead
  • A High-Performance Reconfigurable Line Memory Macrocell for Video Signal Processing ASICs
    T MATSUMURA; M YOSHIMOTO; A MAEDA; Y HORIBA
    IEICE Trans. Electronics, Nov. 1991, Refereed, Not invited
    Lead
  • A 24-B 50-NS DIGITAL IMAGE SIGNAL PROCESSOR
    S NAKAGAWA; H TERANE; T MATSUMURA; H SEGAWA; M YOSHIMOTO; H SHINOHARA; S KATO; M HATANAKA; H OHIRA; Y KATO; M IWATSUKI; K TABUCHI; Y HORIBA
    IEEE JOURNAL OF SOLID-STATE CIRCUITS, Dec. 1990, Refereed, Not invited
  • 24n, 50ns, Digital Signal Processor
    S. Nakagawa; H. Terane; T. Matsumura; H. Segawa; M. Yoshimoto; H. Shinohara; S. Kato; M. Hatanaka; H. Ohira; Y. Kato; M. Iwatsuki; K. Tabuchi; Y. Horiba
    IEEE ISSCC Digest of Technical Papers, Feb. 1989, Refereed, Not invited

MISC

  • A Packet Lookup Engine LSI with Automatic Rule Registration and Deletion Function
    Yoshifumi Kawamura; Kousuke Imamura; Tetsuya Matsumura; Yoshio Matsuda
    IEICE Technical Report, Nov. 2017, Not refereed, Not invited
  • An FPGA Implementation of Real-time Optical Flow Estimation Processor
    Yu Suzuki; Masato Ito; Satoshi Kanda; Tetsuya Matsumura; Kousuke Imamura; Yoshio Matsuda
    IEICE Technical Report, Jun. 2016, Not refereed, Not invited
  • A Packet Lookup Engine LSI Based on Mismatch Detection and Hash Search
    Yoshifumi Kawamura; Kousuke Imamura; Naoki Miura; Masami Urano; Satoshi Shigematsu; Tetsuya Matsumura; Yoshio Matsuda
    IEICE Technical Report, Feb. 2016, Not refereed, Not invited
  • C-12-3 LSI implementation of field programmable device for microcomputer peripheral circuit
    Kawamura Yoshifumi; Matsumura Tetsuya; Imamura Kousuke; Matsuda Yoshio
    Proceedings of the Society Conference of IEICE, 25 Aug. 2015
  • A 99-mm(2) 0.7-w single-chip MPEG-2 422P@ML video, audio, and system encoder with a 64-Mb embedded DRAM for portable 422P@HL encoder system
    S Kumaki; H Takata; Y Ajioka; T Ooishi; K Ishihara; A Hanami; T Tsuji; T Watanabe; C Morishima; T Yoshizawa; H Sato; S Hattori; A Koshio; K Tsukamoto; T Matsumura
    IEEE JOURNAL OF SOLID-STATE CIRCUITS, Mar. 2002, Refereed, Not invited
  • An MPEG2 Real-Time Encoder and Decoder with a Dual-Issue RISC Processor
    EICE Trans. Electronics, Sep. 1998, Refereed, Not invited

Books and other publications

  • Hierarchical Object Detection Method for 4K High-Resolution Aerial Images
    Yusei Horikawa; Makoto Sugaya; Tetsuya Matsumura
    Nov. 2023, Not refereed

Lectures, oral presentations, etc.

  • 空撮画像における小型物体検出性能の改善
    堀川 雄生; 松村 哲哉
    電子情報通信学会 総合大会(広島), Mar. 2024, Not invited
  • 超低遅延動画像符号化方式におけるConvLSTM1Dを用いたイントラ予測
    山口真衣; 栗原春香; 松村哲哉
    映像表現・芸術科学フォーラム2024(Expressive Japan 2024), Mar. 2024, Not invited
  • YOLO及びSemantic Segmentationによる農作物検査ラインにおけ る異常検知
    北澤慶悟; 堀川雄生; 吉田錬平; 松村哲哉
    令和 6 年東北地区若手研究者研究発表会, Mar. 2024
  • YOLO及びGANによる農作物検査ラインにおける異常検知手法
    丸森玲旺; 堀川雄生; 吉田錬平; 松村哲哉
    令和 6 年東北地区若手研究者研究発表会, Mar. 2024, Not invited
  • 階層型物体検出手法における再構成画像の生成及び再推論に関する検討
    杉内凌河; 堀川雄生; 吉田錬平; 松村哲哉
    令和 6 年東北地区若手研究者研究発表会, Mar. 2024, Not invited
  • 高精細空撮画像におけるクラスタの特定及び推論に関する検討
    佐々木大那; 堀川雄生; 吉田錬平; 松村哲哉
    令和 6 年東北地区若手研究者研究発表会, Mar. 2024, Not invited
  • 超低遅延動画像符号化方式における可変ブロックサイズ適用による符号化効率の改善
    山川真依; 山口真衣; 加藤剛士; 桑原悠; 松村哲哉
    令和5年度 第7回情報処理学会東北支部研究会(弘前大学), Feb. 2024, Not invited
  • 超低遅延動画像符号化方式におけるメモリ容量を選択可能なフレームメモリ圧縮を用いたインター予測
    山口真衣; 松村哲哉
    電子情報通信学会画像工学(IE)研究会, Feb. 2024, Not invited
  • Ultra -Low -Latency Video Coding with Reduced Frame Memory Structure and Line Line-based CAVLC for 4K/8K High-Resolution Video
    山口真衣; 山川真依; 望月誠二; 西川尚; 今村幸祐; 松村哲哉
    電子情報通信学会画像工学(IE)研究会, Dec. 2023, Not invited
  • 超低遅延動画像符号化方式における可変ブロックサイズ対応に向けたラインベースCAVLCの適用
    山川真依; 山口真衣; 松村哲哉
    日本大学工学部第66回学術研究報告会, Dec. 2023
  • 階層型物体検出手法における近傍探索型領域抽出アルゴリズムを適用した再構成画像生成手法
    吉田練平; 堀川雄生; 松村哲哉
    日本大学工学部第66回学術研究報告会, Dec. 2023, Not invited
  • 深層学習を用いた階層型物体検出手法における近傍探索型領域抽出アルゴリズム
    吉田錬平; 杉内凌河; 堀川雄生; 松村哲哉
    2023電気関連学会関西支部連合大会, Nov. 2023
  • UAV自律飛行に向けたクラスタ推論によるCoarse-to-Fine Netの提案
    堀川雄生; 松村哲哉
    2023電気関連学会東北支部連合大会, Sep. 2023, Not invited
  • UAV自律飛行に向けたクラスタリングアルゴリズムによる階層型極小物体検出手法
    堀川雄生,菅谷真,松村哲哉
    2022年度メディア工学研究会, Feb. 2023, Not invited
  • 超低遅延動画像符号化方式における画面分割型省メモリフレーム間予測
    山口真衣,松村哲哉
    2022年度メディア工学研究会, Feb. 2023, Not invited
  • 超高精細画像センシング向け階層型物体検出手法の検討
    菅谷真,堀川雄生,吉田錬平,松村哲哉
    2022年度画像工学研究会, Feb. 2023, Not invited
  • オンチップデカップル容量の最適化と評価方法の提案
    石田大和,宗形恒夫,松村哲哉,金本俊幾
    令和4年度第7回情報処理学会東北支部研究会, Feb. 2023, Not invited
  • 繰り返し構造を考慮したAI自動作曲支援システムの実装
    源川智哉,松村哲哉
    令和4年度情報処理学会東北支部研究会, Feb. 2023, Not invited
  • 深層学習を用いた超高精細向け階層型物体検出システム
    堀川雄生,菅谷真,吉田錬平,増子和磨,松村哲哉
    2022年度デザインガイア, Nov. 2022, Not invited
  • 超低遅延動画像符号化方式における深層学習を用いたフレーム内予測
    西川尚,今村幸祐,松村哲哉
    2022年度電気・情報関係学会北陸支部連合大会, Sep. 2022, Not invited
  • 超低遅延動画像符号化方式におけるフレーム間予測の省メモリ実装に関する研究
    池野将誉,今村幸祐,望月誠二,松村哲哉
    情報処理学会東北支部研究会, Mar. 2022, Not invited
  • 高精細動画像向け深層学習を用いた物体検出システムの実装
    増子和磨,菅谷真,堀川雄生,松村哲哉
    情報処理学会東北支部研究会, Feb. 2022, Not invited
  • 深層学習を用いた領域分割処理による高精細動画像向け物体検出手法の検討
    堀川雄生,増子和磨,松村哲哉
    令和4年東北地区若手研究者発表会, Feb. 2022, Not invited
  • 超低遅延動画像符号化方式の画面間予測における省メモリ構成の最適化検討
    山口真衣,池野将誉,松村哲哉
    令和4年東北地区若手研究者発表会, Feb. 2022, Not invited
  • 超低遅延ライン圧縮におけるフレーム間予測の検討
    勝見優介,杉本青士,今村幸祐,松村哲哉
    2021年度電気・情報関係学会東北支部連合大会, Jun. 2021, Not invited
  • エッジコンピューティングデバイスを用いた顔認識システムの実装
    増子和磨,白田琢也,松村哲哉
    情報処理学会東北支部研究会, Mar. 2021, Not invited
  • 高精細画像センシング向け超低遅延動画像符号化システムの一検討
    深谷洸輔,今村幸祐,望月誠二,松村哲哉
    情報処理学会東北支部研究会, Mar. 2021, Not invited
  • 超低遅延動画像符号化方式におけるフレーム間予測の省メモリ実装に関する研究
    池野将誉,今村幸祐,望月誠二,松村哲哉
    情報処理学会東北支部研究会, Mar. 2021, Not invited
  • 超低遅延動画像符号化方式における省メモリ構造を用いたフレーム間予測手法
    池野将誉,今村幸祐,望月誠二,松村哲哉
    情報処理学会東北支部研究会, Mar. 2021, Not invited
  • 超低遅延動画像符号化方式における省メモリフレーム間予測手法
    池野将誉,森卓磨,深谷洸輔,松村哲哉
    令和3年東北地区若手研究者発表会, Mar. 2021, Not invited
  • 深層学習を用いたオンライン面接向け個人練習支援システムの実装
    深谷洸輔,廣澤悠士,小野寺亮太,松村哲哉
    令和3年東北地区若手研究者発表会, Mar. 2021, Not invited
  • エッジコンピューティングデバイスを用いたリアルタイム画像認識システムの実装
    増子和磨,白田琢也,松村哲哉
    令和3年東北地区若手研究者発表会, Mar. 2021, Not invited
  • 超低遅延動画像符号化方式におけるブロックサイズ決定手法の検討
    片野優希,深谷洸輔,松村哲哉
    令和2年東北地区若手研究者発表会, Feb. 2020, Not invited
  • 高位合成を用いた深層学習用プロセッサの実装に関する検討
    増子和磨,土屋尚暉,松村哲哉
    令和2年東北地区若手研究者発表会, Feb. 2020, Not invited
  • 超低遅延動画像符号化方式プロセッサのアーキテクチャ設計およびハードウェア実装
    深谷洸輔,松村哲哉
    令和2年東北地区若手研究者発表会, Feb. 2020, Not invited
  • 超低遅延動画像符号化方式における画面間予測方式の検討
    池野将誉,深谷洸輔,松村哲哉
    令和2年東北地区若手研究者発表会, Feb. 2020, Not invited
  • 自動運転に向けた超低遅延動画像符号化方式の検討
    森海斗,望月誠二,今村幸祐,過足 幸司,松田吉雄,松村哲哉
    電子情報通信学会IE研究会, Mar. 2019, Not invited
  • 自動運転に向けた超低遅延動画像符号化方式の検討—Study of Ultra-low-latency Video Coding Method for Autonomous Vehicles
    森 海斗; 望月 誠二; 今村 幸祐; 過足 幸司; 松田 吉雄; 松村 哲哉
    電子情報通信学会技術研究報告 = IEICE technical report : 信学技報, Mar. 2019, 電子情報通信学会
  • Automatic Design Environment using High-level Synthesis for Reconfigurable 3D Sound Processor
    Saya Ohira; Naoki Tsuchiya; Tetsuya Matsumura
    IEEE 24th Asia and South Pacific Design Automation Conference(ASP-DAC 2019), Jan. 2019, Not invited
  • 超低遅延動画像符号化方式のアーキテクチャ設計およびハードウェア実装
    森海斗,望月誠二,松村哲哉
    第61回日本大学工学部学術研究報告会, Dec. 2018, 日本大学工学部/工学研究所, Not invited
  • 超低遅延ネットワーク伝送向け動画像符号化方式の検討
    森海斗,望月誠二,今村幸祐,松田吉雄,松村哲哉
    電子情報通信学会CS研究会, Jul. 2018, Not invited
  • 超低遅延動画像符号化方式の検討
    金澤舜祐,森海斗,望月誠二,今村幸祐,松田吉雄,松村哲哉
    電子情報通信学会 全国大会, Mar. 2018, Not invited
  • 超低遅延動画像符号化方式におけるエントロピー符号化手法の検討
    森海斗,金澤舜祐,望月誠二,松村哲哉
    情報処理学会東北支部研究会, Mar. 2018, Not invited
  • Full-HD 60-fps 実時間オプティカルフロー推定プロセッサのアーキテクチャ設計
    神田哲志,今村幸祐,松田吉雄,松村哲哉
    電子情報通信学会VLD研究会, Feb. 2018, Not invited
  • 色情報による領域分割を用いた高精度道路標識認識手法の実装
    山中愛,神田哲志,松村哲哉
    東北地区若手研究者発表研究会, Feb. 2018, Not invited
  • 176-MHz WXGA 30-fps 実時間オプティカルフロー推定プロセッサの設計及び実装
    神田哲志,鈴木悠,伊藤雅人,今村幸祐,松田吉雄,松村哲哉
    電子情報通信学会VLD研究会, Jan. 2018, Not invited
  • 3次元立体音響処理IPの自動設計環境の構築
    大平裟耶,金子正人,松村哲哉
    第60回日本大学工学部学術研究報告会, Dec. 2017, 日本大学工学部/工学研究所, Not invited
  • Full-HD 60-fps 実時間オプティカルフロー推定プロセッサのアーキテクチャ設計
    神田哲志,金子正人,松村哲哉
    第60回日本大学工学部学術研究報告会, Dec. 2017, 日本大学工学部/工学研究所, Not invited
  • 手書き数字認識における多層パーセプトロンのハードウエア化設計検討
    土屋尚暉,金子正人,松村哲哉
    第60回日本大学工学部学術研究報告会, Dec. 2017, 日本大学工学部/工学研究所, Not invited
  • 超低遅延動画像符号化方式におけるエントロピー符号化手法の検討
    森海斗,望月誠二,金子正人,松村哲哉
    第60回日本大学工学部学術研究報告会, Dec. 2017, 日本大学工学部/工学研究所, Not invited
  • 超低遅延動画像符号化方式に対応した複合器のアーキテクチャ設計
    金澤舜祐,望月誠二,金子正人,松村哲哉
    第60回日本大学工学部学術研究報告会, Dec. 2017, 日本大学工学部/工学研究所, Not invited
  • A packet lookup engine LSI with automatic rule registration and deletion function
    川村嘉郁,今村幸祐,松村哲哉,松田吉雄
    電子情報通信学会VLD研究会(デザインガイア2017), Nov. 2017, Not invited
  • Design environment construction for 3-Demensional Sound Processor using High-Level Systhesis
    大平裟耶,土屋尚輝,松村哲哉
    電子情報通信学会VLD研究会(デザインガイア2017), Nov. 2017, Not invited
  • 実時間オプティカルフロー推定プロセッサのアーキテクチャ設計及びFPGA実装
    神田哲志,鈴木悠,松村哲哉
    情報処理学会東北支部研究会, Mar. 2017, Not invited
  • 超低遅延動画像符号化方式における画像予測手法の検討
    金澤舜祐,森海斗,森理郁,渡邉健,望月誠二,松村哲哉
    情報処理学会東北支部研究会, Mar. 2017, Not invited
  • GPU搭載組み込みボードを用いたDeep Lerningによる文字認識の実装
    土屋尚暉,大平裟耶,松村哲哉
    東北地区若手研究者発表研究会, Mar. 2017, Not invited
  • 超低遅延動画像符号化方式における量子化・符号化手法の検討
    森海斗,金澤舜祐,望月誠二,松村哲哉
    東北地区若手研究者発表研究会, Mar. 2017, Not invited
  • 極小領域音場生成機能を内蔵した3次元立体音響プロセッサ
    大平裟耶,松村哲哉
    第59回日本大学工学部学術研究報告会, Dec. 2016, 日本大学工学部/工学研究所, Not invited
  • オプティカルフロー推定法におけるフロー精度向上手法および演算量削減手法
    神田哲志,松村哲哉
    第59回日本大学工学部学術研究報告会, Dec. 2016, 日本大学工学部/工学研究所, Not invited
  • 実時間オプティカルフロー推定プロセッサのFPGA実装
    鈴木悠,松村哲哉
    第59回日本大学工学部学術研究報告会, Dec. 2016, 日本大学工学部/工学研究所, Not invited
  • 超低遅延動画像符号化圧縮方式の検討
    望月誠二,金澤舜祐,松村哲哉
    第59回日本大学工学部学術研究報告会, Dec. 2016, 日本大学工学部/工学研究所, Not invited
  • 超低遅延動画像符号化圧縮方式におけるライン単位画像予測手法の検討
    金澤舜祐,望月誠二,松村哲哉
    第59回日本大学工学部学術研究報告会, Dec. 2016, 日本大学工学部/工学研究所, Not invited
  • Design for 3-Demensional Sound Processor using High-Level Systhesis
    大平裟耶,土屋尚輝,松村哲哉
    電子情報通信学会RECONF研究会(デザインガイア2016), Nov. 2016, Not invited
  • 高位合成を用いた3次元立体音響処理プロセッサの設計
    大平裟耶,土屋尚輝,松村哲哉
    電子情報通信学会 ソサイエティ大会, Sep. 2016, Not invited
  • 実時間オプティカルフロー推定プロセッサのFPGA実装
    鈴木悠,伊藤雅人,神田哲志,松村哲哉,今村幸祐,松田吉雄
    電子情報通信学会CAS研究会, Jun. 2016, Not invited
  • A Design for 178MHz WXGA 30fps Optical Flow Processor
    伊藤雅人,鈴木悠,松村哲哉,今村幸祐,松田吉雄
    電子情報通信学会 全国大会, Mar. 2016, Not invited
  • 高位合成を用いた3次元音響処理プロセッサのアーキテクチャ設計
    大平裟耶,松村哲哉
    電子情報通信学会 全国大会, Mar. 2016, Not invited
  • 鈴木悠,松村哲哉
    情報処理学会東北支部研究会, Mar. 2016, Not invited
  • 齋藤浩太,松村哲哉
    情報処理学会東北支部研究会, Mar. 2016, Not invited
  • D-11-54 A Design of the 178-MHz WXGA 30-fps Optical Flow Processor
    Ito Masato; Suzuki Yu; Matsumura Tetsuya; Imamura Kousuke; Matsuda Yoshio
    Proceedings of the IEICE General Conference, Mar. 2016, The Institute of Electronics, Information and Communication Engineers
  • オプティカルフロー推定のおけるフロー演算部の設計
    神田哲志,松村哲哉
    東北地区若手研究者発表研究会, Mar. 2016, Not invited
  • オプティカルフロー推定動画像プロセッサのアーキテクチャ設計及びFPGA実装
    鈴木悠,松村哲哉
    東北地区若手研究者発表研究会, Mar. 2016, Not invited
  • 高位合成を用いた動き補償プロセッサのアーキテクチャ設計
    金澤舜祐,松村哲哉
    東北地区若手研究者発表研究会, Mar. 2016, Not invited
  • 高位合成を用いた音声用FIRフィルタの設計検討
    大平裟耶,松村哲哉
    東北地区若手研究者発表研究会, Mar. 2016, Not invited
  • A packet lookup engine LSI based on Mismatch Detection and Hash Search
    川村嘉郁,今村幸祐,松村哲哉,松田吉雄,他
    電子情報通信学会VLD研究会, Feb. 2016, Not invited
  • 高位合成による動き予測プロセッサのアーキテクチャ設計
    齋藤浩太,松村哲哉
    第58回日本大学工学部学術研究報告会, Dec. 2015, 日本大学工学部/工学研究所, Not invited
  • 高位合成を用いた音声用FIRフィルタの設計
    大平裟耶,松村哲哉
    第58回日本大学工学部学術研究報告会, Dec. 2015, 日本大学工学部/工学研究所, Not invited
  • オプティカルフロー推定動画像プロセッサの小型化及び高精度化手法
    伊藤雅人,松村哲哉
    第58回日本大学工学部学術研究報告会, Dec. 2015, 日本大学工学部/工学研究所, Not invited
  • オプティカルフロー推定動画像プロセッサのハードウエア設計及びFPGA実装
    鈴木悠,松村哲哉
    第58回日本大学工学部学術研究報告会, Dec. 2015, 日本大学工学部/工学研究所, Not invited
  • HOEアルゴリズムをベースにした178-MHz WXGA 30-fps オプティカルフロープロセッサの設計
    松村哲哉,黒川葵,今村幸祐,松田吉雄
    電子情報通信学会VLD研究会, Oct. 2015, Not invited
  • マイコン周辺回路用フィールドプログラマブルデバイスのLSI実装
    川村嘉郁,松村哲哉,今村幸祐,松田吉雄
    IEICE ソサイエティ大会, Sep. 2015, 電子情報通信学会, Not invited
  • オプティカルフロー推定動画像プロセッサ
    伊藤雅人,松村哲哉,今村幸祐,松田吉雄
    情報処理学会東北支部研究会, Mar. 2015, Not invited
  • 高位言語を用いた動き予測プロセッサのアーキテクチャ検討
    齋藤浩太,松村哲哉
    情報処理学会東北支部研究会, Mar. 2015, Not invited
  • 動画像プロセッサの構成に関する一検討
    鈴木悠,伊藤雅人,松村哲哉
    東北地区若手研究者発表研究会, Feb. 2015, Not invited
  • 高位設計言語を用いた動き予測機能のハードウエア化検討
    小出草太,齋藤浩太,松村哲哉
    東北地区若手研究者発表研究会, Feb. 2015, Not invited
  • 高位合成による動き検出機能のハードウェア化設計検討
    齋藤浩太,松村哲哉
    第57回日本大学工学部学術研究報告会, Dec. 2014, 日本大学工学部/工学研究所, Not invited
  • オプティカルフロー推定による動画像プロセッサのアーキテクチャ検討
    伊藤雅人,松村哲哉
    第57回日本大学工学部学術研究報告会, Dec. 2014, 日本大学工学部/工学研究所, Not invited
  • The LSI Implementation of a memory Based Field programmable Device for MCU Peripherals
    川村嘉郁,岡田尚也,松田吉雄,松村哲哉,牧野博之,有本和民
    デザインガイア2014, Nov. 2014, 電子, Not invited
  • メモリをベースにした省電力MCU内蔵フィールドプログラマブルデバイス
    松村哲哉,川村嘉郁,岡田尚也,有本和民,牧野博之,松田吉雄
    電子情報通信学会 VLD研究会, Oct. 2013, Not invited
  • 低コスト・マルチVt非対称Halo-MOSによるVmin改善とスタンバイリーク提言を実現した45nm 6T-SRAM
    新居浩二,薮内誠,藤原英弘,塚本康正,石井雄一郎,松村哲哉,松田吉雄
    電子情報通信学会 SDM研究会, Aug. 2013, Invited
  • オンチップ64Mb DRAM MPEG-2 エンコーダのインプリメント手法
    秋山励
    電子情報通信学会、ICD-2001-139, Nov. 2001, Not invited
  • MPEG-2 AVS1チップエンコーダにおけるシステム多重化手法
    松浦慶典
    電子情報通信学会、ISSN-0913-5685, Oct. 2000, Not invited
  • MPEG-2 422@HLエンコーダチップセット
    原田亜矢子
    DSP Symposium 電子情報通信学会 ICD-99-42, Nov. 1999, Not invited
  • メディアプロセッサ内蔵1チップ422@ML、ビデオ、オーディオ、システムエンコーダの開発
    川本清文
    電子情報通信学会 ICD-99-42, Jun. 1999, Not invited
  • MPEG2 422@HL エンコーダチップセットの開発 –チップセットアーキテクチャ-
    佐藤英徳
    電子情報通信学会春季ソサイエティ大会 D-11-154, Mar. 1999, Not invited
  • MPEG2 422@HL エンコーダチップセットの開発 –符号化LSI-
    花見充雄
    電子情報通信学会春季ソサイエティ大会 D-11-155, Mar. 1999, Not invited
  • 高画質対応PCベースMPEG2エンコーダ用動き検出拡張ボードの開発
    花見充雄
    電子情報通信学会秋季ソサイエティ大会、D-11-38, Sep. 1998, Not invited
  • 高画質対応MPEG2動き検出LSI(ME3)の開発
    石原和哉
    電子情報通信学会 ICD-98-116, Aug. 1998, Not invited
  • ワンチップMPEG2符号化LSIの現在と将来
    松村哲哉
    電子情報通信学会 ICD-95-62, Jun. 1998, Not invited
  • 高画質対応MPEG2動き検出LSI(ME3)の開発(1)-アーキテクチャ概要-
    花見充雄
    電子情報通信学会春季ソサイエティ大会 D-12-15, Mar. 1998, Not invited
  • 高画質対応MPEG2動き検出LSI(ME3)の開発(4)-コンピュータシミュレーションによる各動作モードにおける画質評価-
    松浦慶典
    電子情報通信学会春季ソサイエティ大会、D-12-18, Mar. 1998, Not invited
  • MPEG2エンコーダLSI化技術と将来動向
    松村哲哉
    電子情報通信学会春季ソサイエティ大会 TC-1-7, Feb. 1998, Not invited
  • MPEG2準拠画像符号化チップセットを用いた実時間符号化ボードの開発
    花見充雄
    電子情報通信学会 ICD-95-185, Dec. 1995, Not invited
  • MPEG2符号化・復号化LSI
    松村哲哉
    電気関係学会関西支部連合大会, Nov. 1995, Not invited
  • MPEG2実時間符号化システムチップセットの開発-チップセットアーキテクチャと制御LSIの設計
    熊木哲
    電子情報通信学会 ICD-95-62, Aug. 1995, Not invited
  • MPEG2実時間符号化システムチップセットの開発
    松浦慶典
    映像メディア学会 ICD-95-62, Aug. 1995, Not invited
  • A Chip Set for Programmable Real-Time MPEG2 Encoder
    H. Segawa
    International Workshop on Advanced LSI’s, Jun. 1995, Not invited
  • 動画像処理プロセッサDISPを用いた画像圧縮伸張システムの試作
    松浦慶典
    電子情報通信学会 IE92-36, Jul. 1992, Not invited
  • 動画像処理プロセッサDISPを用いた画像圧縮伸張システムの試作
    瀬川浩
    電子情報通信学会春季全国大会, Mar. 1992, Not invited
  • EBテスタを用いたVLSI信頼性不良解析の効率化
    兵三正彦
    電子情報通信学会 R90-31, Nov. 1990, Not invited
  • 24b, 50ns ビデオシグナルプロセッサ
    松村哲哉
    電子情報通信学会、ICD-89-5, Apr. 1989, Not invited
  • 50ns CMOS 画像処理用ビデオシグナルプロセッサDISPの開発
    中川伸一
    電子情報通信学会春季全国大会, Mar. 1989, Not invited
  • 映像信号処理用ラインメモリマクロセル
    松村哲哉
    電子情報通信学会 ICD-88-65, Sep. 1988, Not invited
  • 映像信号処理用ラインメモリマクロセル
    松村哲哉
    電子情報通信学会春季全国大会, Mar. 1988, Not invited

Affiliated academic society

  • Sep. 2017 - Present
    映像メディア学会
  • 電子情報通信学会
  • 情報処理学会
  • IEEE(Circuit and System)

Research Themes

  • Ultra low-latency video coding for 8K high-resolution image sensing
    Japan Society for the Promotion of Science, Grants-in-Aid for Scientific Research, 01 Apr. 2020 - 31 Mar. 2024
    松村 哲哉; 今村 幸祐; 金本 俊幾
  • Ultra-low-latency video coding method for real-time image sensing application
    Japan Society for the Promotion of Science, Grants-in-Aid for Scientific Research, 01 Apr. 2017 - 31 Mar. 2020
    Matsumura Tetsuya